JESD204B 是业界标准串行通信链路,可简化数据转换器同 FPGA、DSP 以及 ASIC 等其它器件之间的数字数据接口。该标准可减少器件之间的布局布线由,从而大幅降低无线通信、测量测试以及国防航空等应用的输入/输出与板级空间需求。
ADS42JB69 可最大限度提高系统设计灵活性,是唯一一款整合所有 3 种 JESD204B 子类(0、1 与 2)的 16 位 ADC,可实现数据转换器之间的多器件同步。ADS42JB69 还支持面向确定性时延的最新 JESD204B 标准,无论是否使用外部定时信号,均可实现固定传输延迟。该器件还与现有 JESD204A 标准兼容。
ADS42JB69 与 ADS42LB69 的主要特性与优势
●可最大限度提高接收器灵敏度的最高动态性能:在 170 MHz 中频 (IF) 下,两款 ADC 不但可提供 89 dBc比竞争产品高9 dB 的无杂散动态范围 (SFDR) 性能,还支持不含谐波失真 2(HD2) 与 HD3 的 100 dBc SFDR、高达 74.9 相对满量程分贝数 (dBFS) 的信噪比 (SNR)以及 100 dB 的通道隔离;
●支持三个数字接口选择的最高设计灵活性:
o 支持 JESD204B 接口的 ADS42JB69 可将数据接口通道数从 17 个锐减至 5 个,从而显著缩减板级空间,并降低设计复杂性;
o ADS42LB69 通过 17 通道双倍数据速率 (DDR) 低电压差分信号 (LVDS) 或 10 通道四倍数据速率 LVDS 支持传统并行接口设计。
●简单的模拟输入接口:支持可编程满量程范围的高阻抗模拟输入缓冲器不但可简化输入滤波器设计与驱动器电路,同时还可提高性能一致性和整个模拟输入频率范围内器件间的可重复性;
●最低功耗:ADS42JB69 每通道功耗 775 mW,ADS42LB69 每通道功耗740 mW;
●引脚兼容系列以确保设计高灵活性:最新 ADC 是一个产品系列的组成部分,该系列包括引脚兼容的高性能 14 位选项。在 170 MHz IF 下,双通道 14 位 250-MSPS ADS42JB49 (JESD204B) 和 ADS42LB49 (LVDS) 可提供 89 dBc 的 SFDR 性能以及高达 73.4 dBFS 的 SNR 性能;
16 位 ADS42JB69 与 LMK04828 相结合,可为系统设计人员提供一种即可使 JESD204B 串行接口符合更少材料清单 (BOM) 成本要求,又能确保无与伦比高性能的便捷途径。LMK04828 不但支持超低抖动及相位噪声,同时还可生成实现多器件同步所需的 JESD204B 子类 1 系统定时参考信号 (SYSREF)。